如果你最近有跟三星、隆達、東芝、晶元、首爾等芯片企業(yè)對話,或者你參加了光亞展,你會發(fā)現(xiàn),去年高調(diào)不起來的CSP封裝,今年已經(jīng)登上各大展臺及輿論風(fēng)口,巨頭們都在興致勃勃高談闊論此技術(shù),并且儼然一副整裝待發(fā)的姿態(tài)。
不過,此時,也有業(yè)內(nèi)人士“不識趣”地潑了盆冷水——CSP的產(chǎn)品形式將會如同過去幾款重要的封裝形式一樣,在未來幾年橫掃市場,是非常重要的發(fā)展趨勢,但從本質(zhì)上看,這種所謂的創(chuàng)新知識,仍舊處于原有提升lm/$的軌跡上,無非還是搶占了其它封裝的市場份額,一沒有拓展行業(yè)生存空間,二也沒有降低行業(yè)競爭壓力,即使實現(xiàn)了2500lm/$,然而也并沒有什么卵用。
那么我們就來聊聊現(xiàn)在很火的CSP到底有什么用,給LED封裝行業(yè)帶來了什么,在照明應(yīng)用中又存在哪些可能性,它是否能起到顛覆作用并開啟新的照明時代。
What is CSP?
雖然業(yè)內(nèi)人士都大概知道CSP的定義,但各類翻譯和說法不一,簡單地說,CSP(Chip Scale Package),翻譯成中文的意思是芯片尺寸封裝,或者叫芯片級封裝。CSP是最新一代的內(nèi)存芯片封裝技術(shù),其技術(shù)性主要體現(xiàn)為讓芯片面積與封裝面積之比超過1:1.14,與理想情況的1:1相當(dāng)接近;相對LED產(chǎn)業(yè)而言,CSP封裝是基于倒裝技術(shù)而存在的,CSP器件是指將封裝體積與倒裝芯片體積控制至相同或封裝體積不大于倒裝芯片體積的20%,主要有三種結(jié)構(gòu)類型(如下圖所示)。
從以上定義可以獲取幾個關(guān)鍵性特點:1、面積大約是芯片面積的1.2倍或者更;2、無需金線3、目前只能采用倒裝芯片技術(shù)來實現(xiàn);4、生產(chǎn)工藝及設(shè)備精度要求高。
優(yōu)在哪?
1、有效縮減封裝體積,小、薄而輕,迎合了目前LED照明應(yīng)用微小型化的趨勢,設(shè)計應(yīng)用更加靈活,打破了傳統(tǒng)光源尺寸給設(shè)計帶來的限制;
2、在光通量相等的情況,減少發(fā)光面可提高光密度,同樣器件體積可以提供更大功率;
3、無需金線、支架、固晶膠等,減少中間環(huán)節(jié)中的熱層,可耐大電流,安全性、可靠性、尤其是性價比更高。(此處的成本優(yōu)勢指量產(chǎn)后,不包括前期技術(shù)優(yōu)化的研發(fā)成本)
難在哪?
體積小→生產(chǎn)工藝要求高→對生產(chǎn)設(shè)備的精度以及操控人員的水平要求隨之升高→生產(chǎn)設(shè)備價格的高低決定了精度的高低→量產(chǎn)良率和成本為最大考量。
在整個CSP生產(chǎn)工藝流程中,每一個工藝步驟,對技術(shù)、設(shè)備、人才都有較高的要求,而以下幾個難點值得一提:1、芯片與芯片之間的距離控制;2、芯片與襯底之間的位置匹配度控制;3、外延芯片波長范圍的掌控;4、熒光粉厚度的均勻性控制;5、點膠控制技術(shù);6、密封性。
誰在解決?
先來看看晶圓級封裝(即芯片尺寸封裝)發(fā)展的背景。
據(jù)IBT Research所整理的資料顯示,晶圓級封裝技術(shù)基于倒裝芯片,由IBM率先啟動開發(fā)。1964年,美國IBM公司在其M360計算器中最先采用了FCOB焊料凸點倒裝芯片器件。1969年,美國Delco公司在汽車中使用了焊料凸點器件。二十世紀70年代,NEC、日立等日本公司開始在一些計算器和超級計算器中采用FCOB器件。到了二十世紀90年代,世界上成立了諸如Kulicke and Soffa’s Flip Chip Division、Unitive、Fujitsu Tohoku Electronics、IC Interconnect等眾多晶圓凸點的制造公司擁有的基礎(chǔ)技術(shù)是電鍍工藝與焊膏工藝,這些公司利用凸點技術(shù)和薄膜再分布技術(shù)開發(fā)了晶片尺寸封裝技術(shù)。FCD公司和富士通公司的超級CSP(Ultra CSP與Supper CSP)器件是首批進入市場的晶片尺寸封裝產(chǎn)品。
1999年,晶圓凸點的制造公司開始給主要的封裝配套廠家發(fā)放技術(shù)許可證。這樣,倒裝芯片和晶片尺寸級封裝也就逐漸在世界各地推廣開來。例如,臺灣的ASE公司和Siliconware公司以及韓國的Amkor公司就是按照FCD公司的技術(shù)授權(quán)來制造超級CSP(Ultra CSP)的。
所以晶圓級封裝的核心技術(shù)基本上就掌握在以上幾個企業(yè)手中,主要應(yīng)用于消費性IC的封裝領(lǐng)域。
也就是說,CSP在LED領(lǐng)域的技術(shù)還不算成熟,但是在IC行業(yè)應(yīng)用已久,所以,在了解專利情況時,需要判斷LED行業(yè)中的CSP技術(shù)是否已經(jīng)被IC行業(yè)的CSP專利覆蓋了。據(jù)LED產(chǎn)業(yè)專利聯(lián)盟工程師張亞菲透露,目前CSP專利有4000余項(包括LED相關(guān)在內(nèi)),針對CSP專利部分,后續(xù)GSC君將聯(lián)合LED產(chǎn)業(yè)專利聯(lián)盟再作具體的解讀。
在掌握可靠的專利信息之前,我們先從可捕捉到的表面信息來反觀國內(nèi)白光LED產(chǎn)業(yè)。最先將倒裝技術(shù)應(yīng)用于白光LED的是具有成熟的IC倒裝技術(shù)的江蘇長電,但后因不明原因此技術(shù)并沒有得以成功推廣,而真正開創(chuàng)倒裝無金線封裝新潮流的是廣州晶科電子。晶科也正是由于在倒裝芯片領(lǐng)域掌握較為核心的技術(shù),才能于2014年得到Giant Power Ltd、臺灣晶元光電、中華南沙(霍英東基金集團成員)等投資人聯(lián)合廣東省粵科財政投資基金的大規(guī)模投資。所以,縱觀國內(nèi)倒裝芯片的發(fā)展歷程,晶科電子宣稱“是國內(nèi)最早將倒裝焊接技術(shù)成功應(yīng)用于LED芯片上的企業(yè),并將多項倒裝焊技術(shù)在美國及中國申請了核心專利并得到授權(quán)”這一說法的確是有據(jù)考證的。不過這里需要注意的是,這屬于CSP里核心環(huán)節(jié)倒裝技術(shù)的核心專利,并不能完全等同于CSP技術(shù)核心專利。今年光亞展上,晶科電子以“中國芯,晶科夢”為主題展示了最新推出的CSP產(chǎn)品。
再回頭看看以上工藝流程中的五個難點,GSC君認為,降低整個制造成本,首先需要開發(fā)一些新工藝、新技術(shù)、新材料。在此特別需要說明的是目前有兩種主流技術(shù)可以實現(xiàn)CSP封裝,一種是覆晶芯片尺寸封裝(FCCSP)(如圖1所示),一種是晶圓級芯片尺寸封裝(WL-CSP)(如2圖所示),前者效率較低,后者效率較高,但是后者的技術(shù)難度高于前者。據(jù)GSC君了解,針對第一個難點——芯片與芯片之間的距離控制問題,目前有一種新型的均勻擴張的擴晶機(如圖3所示)可以有效解決這問題。這一設(shè)備適用于WL-CSP,可解決芯片與芯片之間的距離控制問題。一般情況下芯片之間只允許存在幾十微米的誤差,如果誤差過大,不但芯片與襯底之間的位置匹配度難以控制,而且還會造成熒光粉分布不均,色溫不一。所以對設(shè)備精度和切割工藝要求極高,而保證芯片之間的距離的一致性是生產(chǎn)工藝過程中的基礎(chǔ)。據(jù)了解,在不增加成本和工藝難度的基礎(chǔ)上,目前這種均勻擴張的擴晶機能較好解決這個問題。